честотен множител

, mA, обикновено 8 _________________

не повече от 13 ________________________

Изходното напрежение на VCO

, СрН, не по-малко от 200 ___________

При работа на чипа трябва да се счита, че входното напрежение на FM сигнал

Той се намира в диапазона 0.15 ... 150 МВ.

Парцели на честота на свободни трептения на контрол VCO валидни към терминал 6 и зависимост на честотата на свободни трептения на VCO честота контрол кондензатор представена в приложения.

Така изходната верига 9 K174HA12 (посочено в схема DD1 верига) на управляващия сигнал се въвежда към VCO 6, която се образува чрез умножаване на честотата на сигнала. Този сигнал се подава към делител на честота с предварително разделяне съотношение, оформен на цифрови броячи: DD2 - K561IE8 чип (модул брояч 10 с декодер) и DD3 - K561IE1 чип (двоичен брояч-разделител 8). Стойки хранят напрежение + 5V и предизвикани от положителни тактови импулси. За да използвате е необходимо само едно захранващо напрежение разделител

. На изхода на честотен делител е оформен с честота импулс последователност на N = 80 пъти по-ниска от естествената честота на VCO. Тази последователност е въвеждане на PD 12 (FM) DD1. Вторият вход на PD (FM) (вход 13) е снабден с честотата на входния сигнал

. Фазовият детектор произвежда сигнал за грешка, която след преминаване на LPF и VCO контролира DCA да приведе

. Изходният сигнал се приема от изхода на VCO 5 (DD1).

Задайте захранващото напрежение PLL

Изчисляване на контрол честота кондензатор

определя естествена честота на VCO. Наименованието му се определя в съответствие със зависимостта на честотата на свободните трептения на VCO честота контрол капацитет (Приложение А).

От стандартните граници получаваме:

Изчисляване на външни компоненти LPF

LPF мощност съпротивление е оформена от детектор фаза и външни приложения. Наименование щепселно контейнери с формула (1.1).

Капацитет се състои от последователно свързани към изводите на кондензатора 14 и 15

Препратки към изграждането на устройства с помощта на FM PD чип K174HA12

На изходното устройство като етап буфер прилага сериен RC-верига, състояща се от резистор

= 1 Kohm и кондензатор

= 0,1 Uf (препоръка на референтната [1]).

За всеки запис поставя FD кондензатор с капацитет от 0.1 UF [1].

Устройство сглобени съгласно тази схема, осигурява увеличение от 80 пъти на входната честота на положителен последователност на правоъгълни импулси в обхвата на входните честоти от 50 до 500Hz.

В развитието на принципа на фиксирана фаза цикъл е бил използван, че на този етап на развитие на електрониката е един от най-перспективните методи за конструиране на множители и делител на честота.

Тази схема е прост за изпълнение, ниско грешка преобразуване на честотата (в избрания режим на работа, грешката на реализация е по-малко от един процент), стабилността на изходния сигнал. Дори и краткосрочни аварии и загуба на сигнал на входа, за да бъдат видими едва съзнаваме като отделна напрежение филтър кондензатори, които ще направят VCO да продължи формирането на необходимата изходна честота.

Чрез просто замяна на гишетата на пътя за обратна връзка, регулиране на честотата кондензатор и кондензатор може да бъде разнообразна коефициент проследяване умножи верига широк диапазон. Това решение обаче не позволява да се приложи мултипликационен с частична множител, тъй като тя се определя от параметрите на броячите.


Позоваването

Галперин MV Дизайнът на практически верига в индустриалната автоматизация. М. Energoatomisdat 1987.

Gershunsky BS Референтен за изчисляване на електронни схеми. - Киев: Vishcha School 1983 година.

Левин VA Малиновски VN Романов SK Честота синтезатори със система импулсна fazavoy заключени. - М. Радио и съобщенията, 1989.

Наръчник на интегрални схеми. изд. BV Tarabrina - 2ро изд. Ревизираната. и вътр. - М. енергия 1981.