Синтез на последователни устройства, страница 4

От тази таблица се вижда, че когато C = 1 работата синхронен RS-тригер е различно от работата на асинхронния режим, а когато C = 0 тригер състоянието на изхода не се променя.

За да се сведе до минимум, тъй като във всички предишни случаи, трябва да попълните картата Karnaugh:

Лепене единици, като се има предвид забранените държави води до следния резултат:

Ако въведем следната нотация и логическата функция Q T може да се запише по следния начин:

Т.е. получен чрез уравнение асинхронни RS тригер, ако входните променливи да използват R * и S *.

За изпълнение на синхронни RS-FF логически елементи 2И-НЕ е необходимо да конвертирате получения логика функцията според de'Morgana на правило:

Някои опции на верига реализации на синхронен RS-тригер положителна логика на входа са показани на следната фигура:

Синхронизационната диаграми, илюстриращи действието на синхронен RS-FF с положителна логика на входа, показано на следната фигура:

В схемата на стрелките показват преминаването миговете, и маркирани с кръстове нивата на логиката на входовете към момента на пристигане на тактови импулси. Сенчести места, както и преди, е забранено от държавата.

Характерна особеност е фактът, че продължителността на изходния сигнал Q е кратно на периода на часовник сигнал.

Две стъпка синхронен RS-резе се състои от две едностъпални и един инвертор. Първият етап получава информацията от входа R и S по време на синхронизиране импулс, т.е. да речем, че информацията се записва в първия етап. Вторият спусъка, т.е. втория тригер етап по време стъпки синхронизиране заключена, тъй като по време на сигнала действие часовник на входа на втория тригер отсъства. Замяна на информация от първия етап на втория в момента на затваряне синхронизация импулс.

Две стъпка RS-тригер е както следва:

Време диаграми, които отразяват работата на два етапа синхронен RS-FF са показани на следната фигура:

За разлика от RS-тригер, JK-тригер J вход е създаването единица на входа, и входен К - нулиране.

А устно описание на логиката на асинхронни JK-тригер: За разлика от RS-тригера, JK-тригер позволява едновременно хранене единици към входовете J и К. По този начин, спусък Превключване към противоположния състояние.

Таблица асинхронен преминава JK-тригер, в съответствие с вербална описание, има следната форма: